[ 기초전자회로] 클램핑 회로 썸네일형 리스트형 [ 기초전자회로] 클램핑 회로 1. 클램핑 회로 반복파형의 한 부위를 어느 일정한 레벨로 고정시키는 회로이다. 스위칭 할 때의 전압 변화 등을 어느 범위로 제한하기 위해 인가한다. 다이오드를 이용하여 출력의 고 레벨을 VE(VCC>VE)로 고정하며, 트랜지스터가 오프(off)할 때의 고속화와 출력 레벨 변동을 경감할 수 있다. 클램퍼라고도 한다. 아래의 그림은 양(+)의 클램핑 회로 동작이다. 이 회로의 동작은 입력전압의 처음 음(-)의 반주기에 대한 동작을 고려해 봄으로써 알 수 있다. 위 그림 (a)에서 보인 것처럼, 입력이 처음 음(-)의 반주기 동안에는 다이오드가 순방향 바이어스가 되어 캐패시터는 입력의 피크 값에 가까운 Vp(in)-0.7V까지 충전하게 되고 음(-)의 피크 값 이후에는 다이오드가 역방향으로 바이어스 된다. .. 더보기 이전 1 다음